龙芯多路处理器教学实验系统推出并投入高校市场
日前,龙芯中科联合深圳大学高性能中心等单位,以提高高等院校计算机体系结构、并行计算等方面的教学与应用水平为目标,立足国产龙芯CPU平台,推出具有自主知识产权的多路处理器计算机教学实验系统。
多路处理器计算机教学实验系统是由四片四核龙芯3A处理器构成的16核CC㎞UMA结构、 内可配置外可扩展的实验硬件平台。其架构由对称的4个计算机处理节点与前端机等组成。4个处理节点既可通过网络互连为多处理机集群架构,也可通过HT总线互连为NUMA架构。并且,多个实验平台可通过网络和HT实现更多的处理器互连。根据高等院校计算机、软件工程等本科及研究生专业开设的《并行程序设计》、《计算机体系结构》(含并行)和《计算机操作系统》(含并行)等课程的实验教学需要,该实验系统配套相关实验教材,以满足不同层次院校开设上述课程实验的验证型、综合型、创新型实验教学要求。
在前不久举行的2013中国计算机大会及全国高性能计算学术年会上,龙芯多路处理器教学试验 系统首次亮相,引起了各高校师生的广泛兴趣与关注,西安交通大学、上海大学等60多所高校老师申请试用多路处理器教学实验系统。深圳大学、西安科技大学等高校已经在试用 多路处理器教学实验系统进行学习研究,并给出了初步的反馈意见。后续该试验系统将根据用户反馈 做进一步改进,并完善实验教材,在高校以及科研 领域做深入推广。